清华大学|信息学院|国家实验室|English Version

李兆麟

李兆麟.jpg

李兆麟  研究员 博士生导师

信息技术研究院FIT研究中心

通信地址:北京清华大学信息技术大楼3-407室    邮政编码:100084

联系电话: 010-62795035  

Emaillzl73@mail.tsinghua.edu.cn

教育背景

1990年9月至1994年7月 哈尔滨工业大学半导体物理与器件专业          学士

1994年9月至2000年6月 哈尔滨工业大学计算机体系结构专业              工学博士

工作履历

2000年6月至2002年5月     北京大学微电子学研究所                  博士后

2002年6月至2003年12月    清华大学计算机科学与技术系        讲师

2003年12月至2012年12月   清华大学信息技术研究院               副研究员、硕士生导师

2005年7月至2006年5月    Auckland大学                                      高级访问学者

2011年7月至今                     清华大学微电子研究所                       副研究员、博士生导师

2012年12月至今                  清华大学信息技术研究院                   研究员

学术兼职

2005年5月至今  中国计算机学会 高级会员
2011年1月至今  ACM学会 会员
2012年5月至今  IEEE协会 会员

2012年8月至今  电子元器件技术专家
2015年3月至今  航天十三五科技创新基础研究领域专家

研究领域

[1] 多核与众核处理器

研究多核与众核处理器的架构、存储机制、片上网络、任务调度、温度管理、高性能设计等技术。

[2] 信息融合处理

研究异构信息处理、智能微系统、神经拟态计算、多源信息融合、随机信号处理等技术。

[3] SoC与专用系统设计

研究SoC的系统建模、架构设计、高速串行接口、光纤通信、图像处理等技术。

研究概况

科研项目

[1] 新一代高速光纤总线控制器件,十二五“核高基”重大专项,2015年1月至2016年12月

[2] 面向应用的信息处理与控制SoC,十一五“核高基”重大专项,2008年9月至2012年12月

[3] 光纤总线控制器件RTL设计与验证,专用项目,2014年12月至2015年12月

[4] FPGA评测,专用项目,2011年1月至2013年12月

[5] 基于可编程器件的异构多处理器高速互联技术的研究,专用项目,2009年10月至2010年12月

[6] 光纤总线评测系统,专用项目,2013年至2014年

[7] 32位嵌入式处理器,863项目,2003年至2005年

 

奖励与荣誉

 

学术成果

主要论著

李兆麟 《嵌入式系统设计与实践》 北京航天航空大学出版社,2010年

李兆麟 《完整的数字设计》 清华大学出版社,2006年

 

Wang Mingyu, Li Zhaolin, STLAC: A Spatial and Temporal Locality-Aware Cache and Network-on-Chip Codesign for Tiled Many-core Systems, 21st Asia and South Pacific Design Automation Conference, 2016

Wang Mingyu, Li Zhaolin, A Hybrid SDC/SDF Architecture for Area and Power Minimization of Floating-point FFT Computations, IEEE International Symposium on Circuits and Systems, 2016

Wang Mingyu, Wang, Fang, Wei, Shaojun, Li, Zhaolin.  A pipelined area-efficient and high-speed reconfigurable processor for floating-point FFT/IFFT and DCT/IDCT computations, Journal of Microelectronics, 2016, v 47, n 1, p19-30
Chen ZhiXiangLi ZhaoLin, Cao Shan, Wang Fang, Zhou Jie. Schedule refinement for homogeneous multi-core processors in the presence of manufacturing-caused heterogeneity, Frontiers of Information Technology and Electronics Engineering, 2015, v 16, n 12, p 1018-1033
Jiang Guoyue, Li Zhaolin, Wang Fang, Wei Shaojun, A low-latency and low-power hybrid scheme for on-chip networks, IEEE Transactions on Very Large Scale Systems, 2015, v 23, n 4, p664-677
Cao Shan, Li Zhaolin, Wang Fang, Wei Shaojun, Compiler-Assisted Leakage- and Temperature-Aware Instruction-Level VLIW Scheduling, IEEE Transactions on Very Large Scale Systems, 2014, v 22, n 6, p1416-1428
Jiang Guoyue, Li Zhaolin, Wang Fang, Wei Shaojun, A high-utilization scheduling schemeof stream programs on clustered VLIW stream architecturesIEEE Transactions on Parallel and Distributed Systems, 2014, v 25, n 4, p 840-850
Cao Shan, Li Zhaolin, Wang Fang, Wei Shaojun, Energy-efficient stream task scheduling scheme for embedded multimedia applications on multi-issued stream architectures, Journal of Systems Architecture, 2013, v 59, n 4-5, p187-201


【发布时间:2016-11-03】【浏览次数:841】